A 300-MS/s 14-bit, digital-to-analog converter in logic CMOS

Hyde, J; Humes, T; Diorio, C; Thomas, M; Figueroa, M

Abstract

We describe a floating-gate trimmed 14-bit 300-MS/s current-steered digital-to-analog converter (DAC) fabricated in 0.25- and 0.18-mum CMOS logic processes. We trim the static integral nonlinearity to +/-0.3 least significant bits using analog charge stored on floating-gate pFETs. The DAC occupies 0.44 mm(2), of die area, consumes 53 mW at 250 MHz, allows on-chip electrical trimming, and achieves better than 72-dB spur-free dynamic range at 250 MS/s.

Más información

Título según WOS: ID WOS:000182517500008 Not found in local WOS DB
Título de la Revista: IEEE JOURNAL OF SOLID-STATE CIRCUITS
Volumen: 38
Número: 5
Editorial: IEEE-INST ELECTRICAL ELECTRONICS ENGINEERS INC
Fecha de publicación: 2003
Página de inicio: 734
Página final: 740
DOI:

10.1109/JSSC.2003.810049

Notas: ISI