Badge.jpg_thumb90

Andrés Arturo Alvear Cabezón

R&D Engineer

Synopsys

Santiago, Chile

Líneas de Investigación


DSP, Análisis de Datos, Machine Learning, Deep Learning, Sistemas Digitales, FPGA, VLSI, Arquitectura de Computadores

Educación

  •  Magíster en Ciencias de la Ingeniería, mención Eléctrica, UNIVERSIDAD DE CHILE. Chile, 2018
  •  Ingeniería Civil Electrónica, PONTIFICIA UNIVERSIDAD CATOLICA DE VALPARAISO. Chile, 2013

Experiencia Académica

  •   Profesor Programación INII23 Other

    UNIVERSIDAD DE ANTOFAGASTA

    Facultad de Ingeniería

    Antofagasta, Chile

    2022 - At present

Experiencia Profesional

  •   R&D Engineer Full Time

    Universidad de Chile

    Chile

    2014 - 2016


 

Article (3)

Cellular Automaton Simulation of Corrosion in 347H Steel Exposed to Molten Solar Salt at Pilot-Plant Scale
Digital compensation of the sideband-rejection ratio in a fully analog 2SB sub-millimeter receiver
Ultra-pure digital sideband separation at sub-millimeter wavelengths

ConferencePaper (1)

FPGA-based digital signal processing for the next generation radio astronomy instruments: ultra-pure sideband separation and polarization detection
3
Leonardo Bronfman

Full Professor

Astronomy

UNIVERSIDAD DE CHILE, FACULTAD DE CIENCIAS FÍSICAS Y MATEMÁTICAS

Santiago, Chile

2
Fausto Mena

Adjunct Professor

Electrical Engineering

Universidad de Chile

Santiago, Chile

3
Ricardo Finger

Associate Professor

Astronomy

Universidad de Chile

Santiago, Chile

2
Rafael Rodríguez

Profesor Asistente

Instituto Electicidad y Electronica

UNIVERSIDAD AUSTRAL DE CHILE

Valdivia, Chile

1
Franco Curotto

Research Engineer

Advanced Laboratory for Geostatistical Supercomputing

Santiago, Chile

4
Andrés Alvear

R&D Engineer

Synopsys

Santiago, Chile